Cadence获得TSMC7nm工艺技术认证
内容概要:
· 凭借为TSMC7nm工艺打造的定制/模拟电路仿真与数字工具套件,Cadence获得TSMCv1.0设计认证及SPICE认证。该套件旨在优化移动应用与高性能应用的计算设计。
· TSMC与Cadence携手开发面向7nm定制电路设计参考流程的先进方法与特色功能,提高设计生产力
· Cadence 7nm设计库参数特征化工具流程支持工艺变更签核
· Cadence采用7nm工艺节点的旗舰DDR4 PHY已成功流片,并将继续开发针对TSMC 7nm工艺的完整设计IP
2017年3月22日,上海——楷登电子(美国 Cadence 公司,NASDAQ: CDNS)今日正式宣布与台湾积体电路制造股份有限公司(TSMC)取得的多项合作成果,进一步强化面向移动应用与高性能计算(HPC)平台的7nm FinFET工艺创新。Cadence®数字签核与定制/模拟电路仿真工具获得TSMC7nm工艺v1.0设计规则手册(DRM)认证及SPICE认证。合作期间,Cadence开发了包括多种解决方案的全新工艺设计包(PDK),进一步实现功耗、性能和面积(PPA)优化。此外,Cadence 7nm定制电路设计参考流程(CDRF)与设计库参数描述流程也获得增强,并已有客户完成7nm DDR4 PHY IP 的部署。
如需了解Cadence全流程数字与签核先进节点解决方案的详细内容,请访问www.cadence.com/go/tsmc7nmdands。如需了解Cadence定制/模拟电路仿真先进节点解决方案,请访问www.cadence.com/go/tsmc7nmcanda。如需了解Cadence
IP 先进节点解决方案,请访问www.cadence.com/go/tsmc7nmipadv。
7nm工具认证
面向TSMC的7nm工艺,Cadence打造了从设计实现到较终Signoff的完整数字流程,且已经通过TSMC认证。该流程由以下核心系统组成:Innovus™设计实现系统、Quantus™ QRC提取解决方案、Tempus™时序签核解决方案、Voltus™ IC电源完整性解决方案、Voltus-Fi定制化电源完整性解决方案、物理验证系统(PVS)以及版图依赖效应(LDE)电气分析工具。
TSMC7nm HPC平台已获得多项支持,包括Genus™综合解决方案的via-pillar建模以及完整的via-pillar设计实现和签核环境。同时,时钟网格控制和总线布线功能已经实现对高性能设计库的支持,进一步优化PPA性能并减少电迁移(EM)。上述特性皆有助于客户在成功打造先进节点系统的同时减少迭代次数,并确保成本与性能目标的实现。
获得认证的定制/仿真工具包括:Spectre®加速并行仿真器(APS)、Spectre
eXtensive 分区仿真器(XPS)、Spectre经典仿真器、Virtuoso®v版图套件、Virtuoso电路原理图编辑工具以及Virtuoso仿真设计环境(ADE)。7nm 工艺方面,高级设备投射以及定制化布线流程得到增强,助客户提高生产力,满足功耗、多种曝光,密度以及电迁移的要求。
7nm定制设计参考流程(CDRF)
为应对7nm定制与混合信号设计面临的挑战,Cadence成功开发增强版定制电路设计参考流程(CDRF)。增强版CDRF以经过改进的设计方法为基础,提供包括电路设计理念深度解读、版图设计实现,以及签核与验证模块在内的多项特色功能,提高生产力。电路设计模块详细解读了多项实现方法,包括如何通过使用模块发生器(ModGen)限制条件和TSMC PDK 的设备阵列获取电路原理图、如何进行功能性验证、良率预估和优化,以及如何进行可靠性分析;签核验证方面,物理验证模块特别强调了设计规则与“布局对线路图(LVS)”检查、签核寄生参数提取,以及电迁移和电压降(EM/IR)签核检查。
版图设计实现模块包括针对FinFET设备电路布局的互联与限制条件驱动版图,助设计师遵守设计规则,应对版图依赖效应(LDE)。布线模块包括色彩感知流程和创新的电痕模式系统,缩短设计时间,减少寄生,并帮助设计师避免因电迁移而导致的一系列问题。
7nm设计库参数特征化工具流程
工具认证以外,Cadence Virtuoso Liberate™参数特征化解决方案和Virtuoso Variety™统计参数特征化解决方案也获得TSMC批准,将为包括高级时序、噪声和功耗模型在内的7nm工艺提供Liberty内容库。凭借创新的自由变量形式(LVF)描述方法,上述解决方案可以实现工艺变更签核;并创建电迁移(EM)模型,实现EM信号优化及签核。
作为DDR控制器和PHY IP的领先企业,CadenceDDR4 PHY和LPDDR4 PHY曾用于数代TSMC工艺技术(从28HPM/28HPC/28HPC+,到 16FF+/16FFC节点)。通过与TSMC及用户的紧密合作,Cadence从去年开始致力于开发7nm工艺IP。截至2016年第4季度,Cadence应用7nm工艺节点实现DDR4
PHY旗舰产品的成功流片;核心客户也已完成7nm DDR PHY与现有企业级SoC的集成。
“TSMC的较新工艺结合Cadence的强大工具与IP,必将为我们的共同客户打造较佳的先进节点设计解决方案,”Cadence公司执行副总裁兼数字与签核事业部、系统与验证事业部总经理Anirudh
Devgan博士表示。“随着v1.0设计规则的成熟以及TSMC认证的获得,我们已经做好充分准备,满足较具创新能力7nm工艺客户的生产需求。”
“全新v1.0设计规则与PDK表明,我们在7nm生产设计领域已经达到了全新高度,”TSMC设计架构市场部高级总监Suk Lee表示。“我们与Cadence紧密合作,共同开发针对7nm设计的创新IP并为其颁发认证,助力我们的共同客户实现移动设备与HPC设计的PPA目标。”
“ARM与Cadence和TSMC已经就7nm设计流程展开密切合作,”ARM公司系统与软件事业部总经理Monika Biddulph表示。“该流程将进一步推动高端移动应用与高性能运算应用的平台开发。”
关于楷登电子Cadence
Cadence公司致力于推动电子系统和半导体公司设计创新的终端产品,以改变人们的工作、生活和娱乐方式。客户采用 Cadence的软件、硬件、IP 和服务,覆盖从半导体芯片到电路板设计乃至整个系统,帮助他们能更快速向市场交付产品。Cadence公司创新的“系统设计实现” (SDE)战略,将帮助客户开发出更具差异化的产品,无论是在移动设备、消费电子、云计算、汽车电子、航空、物联网、工业应用等其他的应用市场。Cadence公司同时被财富杂志评选为“全球年度较适宜工作的100家公司”之一。了解更多,请访问公司网站www.cadence.com。
# # #
© 2017 Cadence Design Systems, Inc.版权所有。在全球范围保留所有权利。Cadence、Cadence徽标和www.cadence.com/go/trademarks中列出的其他Cadence标志均为Cadence Design Systems, Inc.的商标或注册商标。所有其他标识均为其各自所有者的资产。
相关阅读:
- ...2018/03/19 11:42·第三届CADA凯达大会AR计算产业生态高峰论坛暨汽车科技创新大会隆重举行
- ...2017/08/15 14:45·2017 Cadence全球用户大会 CDNLive登陆上海
- ...2017/07/26 17:38·Cadence推出针对较新移动和家庭娱乐应用的Tensilica HiFi 3z DSP架构
- ...2017/06/12 17:17·全新Cadence Virtuoso系统设计平台帮助实现IC、封装和电路板无缝集成的设计流程
- ...2017/06/05 14:41·Cadence扩展JasperGold平台用于高级形式化RTL签核
- ...2017/06/05 14:41·Cadence扩展JasperGold平台用于高级形式化RTL签核
- ...· Efinix® 全力驱动AI边缘计算,成功推出Trion™ T20 FPGA样品, 同时将产品扩展到二十万逻辑单元的T200 FPGA
- ...· 英飞凌亮相进博会,引领智慧新生活
- ...· 三电产品开发及测试研讨会北汽新能源专场成功举行
- ...· Manz亚智科技跨入半导体领域 为面板级扇出型封装提供化学湿制程、涂布及激光应用等生产设备解决方案
- ...· 中电瑞华BITRODE动力电池测试系统顺利交付北汽新能源
- ...· 中电瑞华FTF系列电池测试系统中标北京新能源汽车股份有限公司
- ...· 中电瑞华大功率高压能源反馈式负载系统成功交付中电熊猫
- ...· 中电瑞华国际在电动汽车及关键部件测评研讨会上演绎先进测评技术