您好,欢迎光临电子应用网![登录] [免费注册] 返回首页 | | 网站地图 | 反馈 | 收藏
在应用中实践
在实践中成长
  • 应用
  • 专题
  • 产品
  • 新闻
  • 展会
  • 活动
  • 招聘
当前位置:电子应用网 > 新闻中心 > 正文

Synopsys董事长兼全球联合CEO Aart de Geus解读公司战略及产品路线图

2014年03月25日14:51:38 本网站 我要评论(2)字号:T | T | T

 

为加速芯片和电子系统创新提供软件、知识产权(IP)及服务的全球性领先供应商新思科技公司(Synopsys, Inc.)董事长兼全球联合CEO Aart de Geus在上海与媒体见面,介绍了公司战略及新产品开发路线图。

 

关注技术创新,看好中国市场

近年来新思科技已经从一家逻辑综合领域的创新企业发展成为电子设计自动化领域的领军企业。这些成就源于公司将收入的33%投入了研发活动,有5600名工程师,专利2100多项,在验证、IP和设计方面不断技术创新。此外,公司的收购策略也巩固了其实现、验证、IP方面的地位。

Aart de Geus认为,今天半导体设计的复杂程度在各个工艺节点上都有显著的提升,这就要求设计人员大幅提高生产效率。客户可以采用物理复杂程度非常高的设计,也可以想尽一切办法通过采用成熟、高价值的节点来提高设计性能,降低设计成本。为了获得成功,客户对于获得更多EDA新功能的要求比以往任何时候都要迫切。Synopsys的技术积累可以更快地交付客户所需的新技术,以帮助他们降低设计总成本。

他表示,中国集成电路设计业正面临新的发展机遇,在政府资金的推动下,IC设计企业逐年递增。他们致力于TD-LTE高端芯片的、高性能CPU和物联网的开发。在Synopsys将迎来其进入中国市场的第20个年头之际,Synopsys决定进一步加大在中国的投入。其中,协助中国半导体产业建立规模更大、交流更便捷、内容更丰富的产业生态体系是今后投入的重点方向之一。

Aart de Geus说:“我们近期在武汉建立了全球性的研发中心,并与中科院、东南大学、华中科技大学等单位建立各种微电子教育和培养项目,受到了业界的高度赞许。除此之外,我们决定响应中国集成电路设计工程师和产业链伙伴的热切需求,在每年有数千人直接和间接参加的Synopsys中国用户大会基础上,和其他业界伙伴一起将SNUG DCE活动推广到中国。我相信Synopsys及其合作伙伴,以及广大的中国集成电路设计工程师都将从中得到巨大的收获。”

他介绍说,Synopsys利用面向FinFET工艺的设计工具在推进从平面到基于FinFET的3D晶体管的重大转变。它需要工具开发商、晶圆代工厂和早期采用者之间紧密的技术协作,以提供一种强大的解决方案。Synopsys的高精确度建模技术为具备FinFET的Galaxy Implementation Platform实现平台奠定了基础。该平台包括IC Compiler物理设计、IC Validator物理验证、StarRC寄生参数提取、SiliconSmart特征描述、用于FastSPICE仿真的CustomSim和FineSim以及HSPICE器件建模和电路仿真。目前,FinFET就绪IP和工具已进入实用阶段,实现了首次500片成功流片。

 

新产品提升效能

随着移动通信和物联网推动着电子技术向前不断发展,先进SoC的开发在验证的复杂性、新的功率效率要求、不断增加的软件容量以及严苛的上市时间等方面面临压力呈指数般增长。要实现这些复杂SoC的验证收敛就需要结合多种技术,包括先进的调试、静态和形式验证、低功耗验证、验证IP以及覆盖率收敛。

在Aart de Geus访华期间,Synopsys发布了两款新产品,一个是Verification Compiler™ 验证编译器,另一款是业界较快的仿真系统ZeBu® Server-3。Verification Compiler代表了业内为系统级芯片(SoC)验证技术和验证路线图描绘的一幅诱人前景,是一种将新一代验证技术集成到一起的完整产品组合,其中包括先进调试、静态和形式验证、仿真、验证IP以及覆盖率收敛。将这些技术集成到一起实现了性能的5倍提升,同时调试效率也得到了大幅度的提高,使SoC设计和验证团队用同一个产品就能创建一种具有完整功能的验证流程。通过把新一代技术、集成化流程和独特的并发验证许可模型结合在一起,使Verification Compiler能够将整体产能提高3倍 —— 直接解决日益突出的SoC上市时间挑战。

新的Synopsys ZeBu Server-3构建在经过验证的ZeBu Server架构之上,它将性能提高了多达4倍,并使容量提升了3倍。这一等级的性能有助于系统级芯片(SoC)开发团队加快硬件/软件开发初启(bring-up)、启动操作系统(OS)和全芯片验证,实现更快的上市时间。凭借其全面调试功能、自动化软件以及与领先验证和系统级工具流的紧密集成,ZeBu Server-3为复杂SoC验证提供了一种高产能环境。它提供了多种验证使用模式,包括功耗相关(power-aware)仿真、仿真加速、电路在线仿真、可综合的测试平台、事务级验证(TBV)和混合仿真,可根据项目要求灵活地部署。由于其体积小、重量轻、电源/冷却要求适度和可靠性高,ZeBu Server-3提供了比任何商用仿真器都低的总拥有成本。ZeBu Server-3提供了业界较大的设计容量,以基于高密度28纳米(nm)FPGA技术的高度可扩展架构,支持较大为三十亿门的芯片设计。

Synopsys还推出了将导致游戏规则发生改变的IC Compiler II,它是当前领先业界的布局和布线解决方案IC Compiler™的继任产品,可用于基于成熟和新兴工艺节点的先进设计。得益于在一种全新的多线程架构上完全重构,IC Compiler II引入了超高容量设计规划、独特的时钟构建技术以及先进的global-analytical收敛技术。IC Compiler II通过使物理设计的吞吐量实现了10倍的加速,将产能引入到了一个全新的时代,同时它已经帮助领先客户成功流片。

www.synopsys.com

网友评论:已有2条评论 点击查看
登录 (请登录发言,并遵守相关规定)
如果您对新闻频道有任何意见或建议,请到交流平台反馈。【反馈意见】
关于我们 | 联系我们 | 本站动态 | 广告服务 | 欢迎投稿 | 友情链接 | 法律声明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
电子应用网 京ICP备12009123号-2 京公网安备110105003345号