您好,欢迎光临电子应用网![登录] [免费注册] 返回首页 | | 网站地图 | 反馈 | 收藏
在应用中实践
在实践中成长
  • 应用
  • 专题
  • 产品
  • 新闻
  • 展会
  • 活动
  • 招聘
当前位置:中国电子应用网 > 技术应用 > 正文

针对第四代无线基础设施的分立 SerDes 解决方案

2011年06月03日11:18:15 本网站 我要评论(2)字号:T | T | T
关键字:3G 应用 通信 数字 

作者:Ajinder Singh,德州仪器 (TI) 产品定义部

高端、时尚的智能手机及其与之相关的领域都表明这样一个事实:广大消费者需要能够帮助他们无缝地获取信息和联系家人及朋友的移动宽带和应用。因此,移动宽带毫无疑问就成为当今电信业增长的引擎。[1, 2]近几年,尽管经济发展出现下滑,但电信运营商们在无线数据收入方面却获得了巨大的增长。上网本和HSDPA-USB道尔芯片的急剧增长也表明消费者需要随处可得的移动宽带,而不仅仅是在家里和办公室。

今天的移动互联网缺少的是“沃 (wow)”精彩体验。消费者在其移动设备上访问数据时,仍然对下载速度或低质量的图片感到失望。诸如视频博客和在线游戏的应用都需要有更快的连接速度和更短的延迟。更快速且可靠的连接将有助于开发基于云计算的应用,从而让我们的移动办公体验不再受限于移动设备的硬件处理能力。

移动运营商们依靠的是即使在现在的43亿无线用户中仍然约有 80% 的语音 GSM 用户。因此,未来五到十年,增长机会就是抓住那些会定制移动宽带的 30 亿用户。[2]增长也可能会来自于另一类设备,例如:IPTV、数码相机等,这些设备拥有移动宽带接入功能,并能提供一些新型服务,从而为移动运营商带来更多的收入。

为了紧跟这种高涨的需求,提供更快速、可靠和低延迟的网络接入,全世界的网络运营商们都期望部署 4G 网络,而长期演进 (LTE) 是一个全球领跑者。

  • 有时LTE也被称为第四代通信技术 (4G),其设计旨在提高移动电话网络的容量和速度。LTE 规范拥有至少 100 Mbps 的下行(正向链路)峰值速率,至少50 Mbps的上行(反向链路)峰值速率,以及低于10ms的无线接入网络 (RAN) 往返延迟。[1]
  • LTE还利用一些诸如波束形成等先进天线技术概念,实现更广的覆盖范围。通过多层天线解决方案(例如:2x2或4x4多输入多输出 (MIMO)),可获得高峰值数据速率。

拥有一种新标准的所有优异特性是一方面,但无线和移动网络运营商们都面对投入资金和建设网络的不断挑战,这些网络在满足带宽爆炸性需求方面都要多多少少地“面向未来”。网络运营商必须选择较具成本效益的 4G 网络演进方案。基于如 LTE 等 4G 标准部署网络所需的网络升级,必须不仅仅要平衡新频谱的使用限制,而且还要利用现有的频谱。[3]为了有效地控制标准的演进复杂性,一种分布式开放基站构架概念随着这些标准一同发展,其旨在提供一种灵活、低成本和高可扩展模块化的无线接入演进管理环境。

如图 1a 所示,传统的基站部署要求在一个外壳 (enclosure) 中将射频设备控制 (REC) 和射频设备 (RE) 与天线塔安装在一起。实事表明,这种方法体积大、功耗高,从而带来较高的部署成本,因此并不利于网络提供商。[6]这种构架还会在连接天线和 RE 的线缆上产生信号损耗。

如图 1b-1c 所示,分布式基站构架 (DBSA) 消除了 RF 收发器对基站其他部分的依赖。这种构架允许 RE 迁至靠近其各自天线的地方,这样便将 RE 和天线之间的电气损耗降低到较小(请参见图1b),从而降低 RF 功率放大的成本。DBSA 还允许使用各种 RE 网络拓扑结构,例如:链状、环状或树状(如图 1c 所示)。由于射频设备可以相互组网在一起,无需每个 RE 都连接一个 REC,因此这种方法保证了一种相对较小的网络部署尺寸。

图 1a 传统基站

图 1b 分布式基站

图 1c 分布式基站拓扑

开放式基站构架联盟 (OBSAI) 和通用公共无线接口 (CPRI) 标准可满足射频设备控制和射频设备以及 DBSA 中射频设置组网之间的基带数据通信。通过标准化 REC 和 RE 之间的接口,来自不同厂商的 REC 和 RE 设备均可以混合使用和匹配。与此同时,支持 2G/3G/4G 的 REC 可以与不同的 RE 通信,从而实现组合、并发多标准运行,并减少设备升级需求。[3]

CPRI 和 OBSAI 在射频设备控制和射频设备之间规定了一种高速串行接口,可进行基带数据传输(I/Q 数据),并使用相同接口实现通信命令/控制和同步(主要针对 RE 网络)信息。

图 2 显示了 DBSA 的信号流。观察正向链接的 RE,OBSAI/CPRI 数据被一个串行器/去串行器 (SerDes) 恢复,其将高速串行数据转换为并行数据,然后将该数据传输给一个 FPGA。FPGA 对 OBSAI/CPRI 逻辑进行处理,并将 I/Q 基带采样传输给一个数字上变频器(专用逻辑),其将该 I/Q 基带采样调制到一个数字 IF 载波上。之后,上变频后的数据通过一个数据处理引擎,以降低波峰因数(专用逻辑),并以数字方式前置补偿(专用逻辑)信号,从而对功率放大器中的旁瓣生成进行补偿,同时确保功率放大器能够运行在线性区域。[4]

在反向链接中,射频单元包含所有模拟功能,以下变频 RF 频带至中频,然后数字下变频各个载波至基带同相正交 (I/Q) 对采样。多路复用基带采样 (I/Q) 与正向和反向链接中的控制和管理数据,均通过一个 SerDes 器件(例如:TI 的 TLK3134等)被串行化,然后通过光纤光缆传输。

图 2 分布式基站构架信号流

在 4G 演进以及提供更快、更可靠数据接入的迫切需求方面对 DBSA 进行分析,便引出了另外一个问题。随着正向链接和反向链接数据速率的增长,以及越来越多的网络用户转向高带宽应用(如:电视点播等),REC 和 RE 之间的串行数据速率也相应增长。REC 和 RE [ 5] 之间的串行数据速率 (SDR) 计算可以使用方程式1:

其中,SDR=REC 和 RE 之间的串行数据速率

表 1 基于信道带宽要求的采样率

信道带宽 (MHz) 采样率(M 采样/s/载波) 5 7.68 10 15.36 15 21.04 20 30.72

利用方程式 1 和表 1,四个 W-CDMA 载波 20 MHz 射频频率、双天线系统、7.68 (M采样/s/载波)采样率以及 4 比特/采样 I-Q 采样宽度条件下,原始串行速率如方程式 2 所示:

同样,使用方程式 1和表 1,四天线 LTE 系统、一载波/天线、30.72(M采样/s/载波)采样 20 MHz LTE 载波以及 16 比特/采样 I-Q 数据采样宽度条件下,原始串行速率如方程式 3 所示:

对于一个八天线波束形成 LTE 系统来说,方程式 3 的 SDR 会增加一倍,达到 9.8 Gbps。因此,I-Q 采样宽度、信道带宽或者天线载波数的增加,都会直接带来 REC 和 RE 之间串行数据速率的增长。对于那些制造设备的网络设备厂商而言,使用 LTE 演进必须将串行数据速率从普通的 614.4 Mbps 速率提高至 9.8 Gbps 或12.2 Gbps,认识到这一点非常重要。DBSA 的高 SDR 在光缆的两端都要求更高性能的 SerDes,旨在获得稳健的时钟数据恢复,并符合 CPRI 或 OBSAI 标准的抖动规范。为了深入挖掘 4G 的 SerDes 和数据处理期望值,让我们对 CPRI/OBSAI 的协议栈进行分析。

图3a显示了 CPRI 协议层栈。一般而言,物理层由固定功能组成,其在多个协议中都很常见。CPRI/OBSAI 协议层的固定功能物理层部分实施为一个硬宏,以满足苛刻的时序收敛要求。但是,逻辑层往往具有更高的可定制性。[6]逻辑层升级是为了紧跟新标准演进,以及满足网络设备厂商想通过专有功能创造其自有增值特性的愿望。FPGA 一般会在实施 CPRI/OBSAI 接口的逻辑层部分,提供理想的灵活性。可以对 FPGA 的逻辑元件编程,以支持自定义逻辑层。

随着网络设备厂商转向 4G 部署,他们将要面对的状况是,他们不仅仅要求实现逻辑层所需的相同灵活性,而且要求能够满足高 SDR 所需的高 SerDes 性能。网络设备厂商们可选择购买一种集成串并转化器 (serdes) 的 FPGA,或者购买一个 FPGA 和分立 SerDes 然后连接它们,如图 3b 所示。

图 3a CPRI协议层栈

图 3b CPRI协议层栈(外部 SerDes 分组)

虑在分立 SerDes-FPGA 与集成 SerDes-FPGA 之间做出决定的一些可能的决定性关键因素:

  • 分立 SerDes + FPGA 成本与集成 SerDes 型 FPGA 成本对比
  • 分立 SerDes 性能与集成 SerDes 型FPGA 性能对比
  • 对特殊 FPGA 平台的熟悉程度
  • 转向集成 SerDes 型 FPGA 的面积节省

图 4 显示了一个实例,例子中一个 2G/3G/4G 基站或 REC 被连接到三个服务于三个部分的 RE。本实例中的三个 CPRI 链路在614.4 Mbps、3 Gbps 和 9.8 Gbps 线速率下获得配置,其假设 9.8 Gbps 为更新的 SDR,以支持 4G。

图 4 连接到三个 RE 的2G/3G/4G REC

情况 A:考虑这样一种情况,即网络设备厂商正使用一个集成了分立 SerDes 的FPGA,并在这种 FPGA 平台学习周期中投入了时间和资源。要在这种情况下支持 9.8 Gbps,方法如下:

  • 厂商升级 SerDes,并继续使用相同熟悉的 FPGA 平台。优点:获得规模经济,因为图 4 所示的所有三个 RE 部分均可具有类似的 FPGA,并且仍然工作在不同的 SDR 下。利用这种方法,厂商不必改变 FPGA 平台,

相关阅读:

    没有相关新闻...
网友评论:已有2条评论 点击查看
登录 (请登录发言,并遵守相关规定)
如果您对新闻频道有任何意见或建议,请到交流平台反馈。【反馈意见】
关于我们 | 联系我们 | 本站动态 | 广告服务 | 欢迎投稿 | 友情链接 | 法律声明
Copyright (c) 2008-2025 01ea.com.All rights reserved.
电子应用网 京ICP备12009123号-2 京公网安备110105003345号